DDR2的I/O频率是DDR的2倍,也就是2633400MHz。
DDR3传输速率介于800~1600MT/s之间。
DDR4的传输速率目前可达2133~3200MT/s。
DDR4新增了4个BankGroup数据组的设计,各个BankGroup具备独立启动操作读、写等动作特性,BankGroup数据组可套用多任务的观念来想象,亦可解释为DDR4在同一频率工作周期内,至多可以处理4笔数据,效率明显好过于DDR3。
另外DDR4增加了DBI(DataBusInversion)、CRC(CyclicRedundancyCheck)、CAparity等功能,让DDR4内存在更快速与更省电的同时亦能够增强信号的完整性、改善数据传输及储存的可靠性。
与DDR2比较
突发长度(BurstLength,BL):由于DDR3的预取为8bit,所以突发传输周期(BurstLength,BL)也固定为8,而对于DDR2和早期的DDR架构系统,BL=4也是常用的,DDR3为此增加了一个4bitBurstChop(突发突变)模式,即由一个BL=4的读取操作加上一个BL=4的写入操作来合成一个BL=8的数据突发传输,届时可通过A12地址线来控制这一突发模式。
而且需要指出的是,任何突发中断操作都将在DDR3内存中予以禁止,且不予支持,取而代之的是更灵活的突发传输控制(如4bit顺序突发)。
以上内容参考: